DVP總線PCLK極限約在96M左右,而且走線長度不能過長,所有DVP最大速率最好控制在72M以下,PCB layout較容易畫;MIPI總線速率lvds接口耦合,走線必須差分等長,並且需要保護,故對PCB走線以及阻抗控制要求高一點(一般來講差分阻抗要求在85歐姆~125歐姆之間)。
DVP是並口,需要PCLK、VSYNC、HSYNC、D[0:11]——可以是8/10/12bit數據,具體情況要看ISP或baseband是否支持;MIPI是LVDS低壓差分串口,只需要要CLKP/N、DATAP/N——最大支持4-lane,一般2-lane可以搞定。MIPI接口比DVP的接口信號線少,由於是低壓差分信號,產生的干擾小,抗干擾能力也強。最重要的是DVP接口在信號完整性方面受限制,速率也受限制。500W還可以勉強用DVP,800W及以上都採用MIPI接口。